VHDL数字电路设计实用教程

内容简介

[

     周润景、托亚、雷雪梅、王亮编著的《vhdl数字电路设计实用教程》介绍使用quartus ⅱ9.0开发 fpga/cpld数字系统的开发流程及设计方法,通过实例讲解vhdl语法,数字电路的原理图编辑、文本编辑和混合编辑的方法,并对大型数字系统设计实例进行解析。本书还介绍了宏功能模块及ip核的使用方法、 dsp builder与quartus ⅱ结合的使用方法。本书的讲解深入浅出,实例丰富,图文并茂,系统实用。
     本书可作为从事数字系统设计的科研人员的参考书,也可作为高等学校电子类专业的eda实用教材。

]

目录

第1章  quartus ⅱ开发流程  1.1  知识目标  1.2  能力目标  1.3  章节任务  1.4  quartus ⅱ软件综述  1.5  设计输入  1.6  约束输入    1.6.1  使用分配编辑器(assignments editor)    1.6.2  使用引脚规划器(pin planner)    1.6.3  使用settings对话框  1.7  综合    1.7.1  使用quartus ⅱ软件集成综合    1.7.2  控制综合    1.7.3  第三方综合工具  1.8  布局布线    1.8.1  设置布局布线参数    1.8.2  反向标注分配  1.9  仿真    1.9.1  指定仿真器设置    1.9.2  建立矢量源文件    1.9.3  第三方仿真工具  1.10  编程与配置    1.10.1  建立编程文件    1.10.2  器件编程和配置第2章  quartus ⅱ的使用  2.1  知识目标  2.2  能力目标  2.3  章节任务  2.4  原理图和图表模块编辑    2.4.1  内附逻辑函数    2.4.2  编辑规则    2.4.3  原理图和图表模块编辑工具    2.4.4  原理图编辑流程  2.5  文本编辑  2.6  混合编辑(自底向上)  2.7  混合编辑(自顶向下)第3章  vhdl硬件描述语言  3.1  知识目标  3.2  能力目标  3.3  章节任务  3.4  vhdl语言简介  3.5  vhdl语言设计实体的基本结构  3.6  vhdl语言要素    3.6.1  vhdl数据对象    3.6.2  vhdl数据类型    3.6.3  ieee预定义标准逻辑位与矢量及用户自定义数据类型    3.6.4  vhdl操作符    3.6.5  vhdl的程序包  3.7  vhdl顺序语句    3.7.1  赋值语句    3.7.2  if语句    3.7.3  case语句    3.7.4  loop语句    3.7.5  next语句    3.7.6  exit语句    3.7.7  wait语句    3.7.8  null语句    3.7.9  return语句  3.8  vhdl并行语句    3.8.1  进程(process)语句    3.8.2  并行信号赋值语句    3.8.3  方块(block)语句    3.8.4  元件例化语句    3.8.5  生成(generate)语句  3.9  vhdl子程序    3.9.1  过程的定义和调用    3.9.2  函数的定义和调用  3.10  vhdl的描述风格    3.10.1  vhdl行为描述方式    3.10.2  数据流描述方式    3.10.3  结构级描述方式第4章  门电路设计范例第5章  组合逻辑电路设计范例第6章  寄存器、存储器、锁存器和触发器的vhdl描述第7章  计数器、信号发生器和分频器的vhdl描述第8章  数字系统设计范例第9章  可参数化宏模块及ip核的使用第10章  dsp builder设计范例第11章  基于fpga的射频热疗系统的设计第12章  基于fpga的直流电动机伺服系统的设计参考文献

封面

VHDL数字电路设计实用教程

书名:VHDL数字电路设计实用教程

作者:周润景

页数:407

定价:¥54.0

出版社:北京航空航天大学出版社

出版日期:2014-06-01

ISBN:9787512414433

PDF电子书大小:84MB 高清扫描完整版

百度云下载:http://www.chendianrong.com/pdf

发表评论

邮箱地址不会被公开。 必填项已用*标注