FPGA/CPLD应用技术-第2版-(Verilog语言版)

本书特色

[

本书在第1版得到广大院校老师认可与选用的基础上,按照*新的职业教育教学改革要求,结合近几年的课程改革成果,以及作者多年的校企合作经验进行修订编写。全书以工作任务为导向,系统地介绍数字系统设计开发环境、可编程逻辑器件的结构和开发工具软件、verilog hdl语言及其应用、组合逻辑电路设计、时序逻辑电路设计、数字系统的验证、数字系统设计实践等。
  全书共安排了24个工作任务,由工作任务入手,引入相关的知识点,通过技能训练引出相关概念、设计技巧,体现做中学、学中练的教学思路与职业教育特色。
  本书配有电子教学课件、习题参考答案、verilog hdl代码文件和精品课网站,详见前言。

]

作者简介

[

王静霞,女,硕士,副教授,高级技师,高级考评员,中国电子学会高级会员,深圳职业技术学院电子与通信工程学院骨干教师,1994年毕业后长期担任单片机应用技术、微机原理、数字系统设计技术等课程的教学和科研工作;2001年在深圳市所罗门庆成集成电路有限公司完成“超声波汽车倒泊防撞报警器”项目的开发设计与研究;2002年完成教育部课题《微型计算机原理及应用》新世纪网络课程建设项目;2005年在美国博伊西州立大学电子系担任访问学者一年,参与美国FAA(联邦航空管理局)“Ce rlter of Excellerlee for Airliner Cabirl Erivirorlmerll Researctl(ACER)”项目研究;2012年主持完成单片机国家精品资源共享课建设项目;自2006年至今主持完成学校资助科研项目、企业委托开发项目和教学研究项目多项;先后荣获第10届中国国际高新技术成果交易会优秀产品奖和优秀项目推广奖、教育部“全国普通高校优秀教材”二等奖、“全国优秀职教文章”三等奖、教育部精品教材、中国电子教育学会优秀教材,以及各类教学研究奖30多项。撰写著作7本,发表科研论文10篇。

]

目录

第1章  认识数字系统设计开发环境  教学导航  任务1 基于原理图实现的基本门电路设计  1.1 quartus ⅱ集成开发环境  1.1.1 认识quartus ⅱ集成开发环境  1.1.2 quartus ⅱ集成开发环境的设计流程  1.1.3 常用可编程逻辑器件开发环境  任务2 基于原理图实现的2选1数据选择器设计  1.2 可编程逻辑器件  1.2.1 什么是可编程逻辑器件  1.2.2 简单可编程逻辑器件  1.2.3 高密度可编程逻辑器件  1.2.4 可编程逻辑器件主要厂商  1.3 eda技术  1.3.1 电子系统设计方法  1.3.2 fpga/cpld进行电路设计的一般流程  知识梳理与总结  习题1第2章  verilog设计基础  教学导航  任务3 基于hdl实现的基本门电路设计  2.1 verilog模块结构与数字系统设计流程  2.1.1 hdl的概念及特点  2.1.2 verilog电路模块的一般结构  2.1.3 基于verilog的系统设计流程  任务4 基于hdl实现的2选1数据选择器设计  2.2 数据类型、常量及变量  2.2.1 标识符  2.2.2 常量  2.2.3 变量及其数据类型  2.3 连续赋值语句及“? :”语句  2.3.1 持续赋值语句  2.3.2 “ ? :”语句  2.4 运算符及表达式  2.4.1 运算符  2.4.2 表达式  任务5 2位二进制数据比较器的设计  2.5 条件语句  2.5.1 if条件语句  2.5.2 case条件语句  2.6 循环语句  2.6.1 for语句  2.6.2 repeat语句  2.6.3 while语句  2.6.4 forever语句  任务6 4选1数据选择器的设计  2.7 verilog hdl的模块调用  知识梳理与总结  习题2第3章  组合逻辑电路设计  教学导航  任务7 三人表决器设计  3.1 组合逻辑电路设计基础  3.1.1 组合逻辑电路的定义和基本特征  3.1.2 标准cmos组合逻辑电路结构  3.1.3 典型组合逻辑电路设计方法  3.2 理解verilog的并行语句  任务8 一位加法器的设计  3.3 运算部件及其设计方法  3.3.1 加法器  3.3.2 乘法器与除法器  任务9 3-8译码器的设计  3.4 verilog语言的过程及用法  3.4.1 过程块和过程语句  3.4.2 过程中的阻塞赋值与非阻塞赋值  3.4.3 基于过程块的组合逻辑建模标准  任务10 基于三态门的双向端口设计  3.5 三态门的原理及其应用  3.5.1 三态门电路  3.5.2 三态门电路应用——多路选择器设计  任务11 七段led数码管显示电路设计  3.6 led数码管显示电路及其设计方法  3.6.1 led数码管及其显示电路  3.6.2 动态led数码管显示电路设计  知识梳理与总结  习题3第4章  时序逻辑电路设计  教学导航  任务12 上升沿检测电路设计  4.1 时序逻辑电路基本概念  4.1.1 时序逻辑电路设计中的等效模型  4.1.2 触发器的建立时间和保持时间  4.1.3 时序分析基础  4.1.4 同步电路设计规则  任务13 带异步复位/同步置位端的d触发器设计  4.2 d触发器及其设计方法  任务14 计数器设计  4.3 计数器及其设计方法  4.3.1 计数器基本概念  4.3.2 计数器设计方法  任务15 分频器设计  4.4 分频器及其设计方法  4.4.1 2的整数次幂的分频器设计  4.4.2 偶数分频电路设计  4.4.3 占空比为1:16的分频电路设计  4.4.4 奇数分频电路设计  任务16 流水灯设计  4.5 数据寄存器及其设计方法  4.5.1 数据寄存器设计  4.5.2 移位数据寄存器设计  任务17 采用状态机实现序列检测器设计  4.6 状态机及其设计方法  4.6.1 状态机的基本概念  4.6.2 状态机的几种描述方法  知识梳理与总结  习题4第5章  数字系统的验证  教学导航  任务18 跑表的设计及验证  5.1 modelsim仿真工具  5.2 使用modelsim进行功能仿真  5.2.1 modelsim的运行方式  5.2.2 modelsim仿真步骤  5.3 testbench设计方法  5.3.1 testbench基本结构  5.3.2 简单cpu接口激励产生方式  5.3.3 仿真结果分析  5.3.4 常用产生激励描述方式  5.4 常用的verilog测试语句  知识梳理与总结  习题5第6章  数字系统设计实践  任务19 简易数字钟设计  任务20 可编程多彩霓虹灯设计  任务21 小型运算器设计  任务22 多功能密码锁设计  任务23 交通灯控制器设计  任务24 智能赛道计时器设计  任务25 自动售货机设计

封面

FPGA/CPLD应用技术-第2版-(Verilog语言版)

书名:FPGA/CPLD应用技术-第2版-(Verilog语言版)

作者:王静霞

页数:316

定价:¥43.0

出版社:电子工业出版社

出版日期:2014-07-01

ISBN:9787121238260

PDF电子书大小:85MB 高清扫描完整版

百度云下载:http://www.chendianrong.com/pdf

发表评论

邮箱地址不会被公开。 必填项已用*标注